第16章:存储器组织

随机访问储存器(Random Access Memeory)

我们考虑实现这样的一种结构:对8个1位数据进行读与写操作。我们先将这一存储器结构示意图展示在下方:

RAM结构

其中位于中间的是8个1位锁存器。下方的数据输出端,我们采用一个8-1选择器(8-to-1 selector)结构(下图)。

而在锁存器的输入端,除了数据输入之外,我们还采用一个3-8译码器(第11章)来实现选址的功能。通过地址端口的三个开关的组合,我们能够指向8个1位锁存器的任何一个。3-8译码器和写操作开关可以看做是8组并联的电平触发器,只有当写开关从0到1时,输入端才会根据地址端口的地址将数据写入到对应锁存器中。

8-1选择器

上述结构被称为随机访问储存器(Random Access Memeory),简写为RAM。通过地址共享,我们可以将8×18\times1的RAM扩展成8×28\times2

8*2RAM

或者通过一个2-1选择器实现第四根地址线,将两个8×18\times1的RAM扩展成16×116\times1:

16*1RAM

注:当断掉电源时,所有电磁铁都将失去磁性,即RAM的全部数据储存都会消失,因此也将其称为易失性存储器(volatile memory)。

Last updated